Научная литература
booksshare.net -> Добавить материал -> Физика -> Джонс М.Х. -> "Электроника - практический курс" -> 141

Электроника - практический курс - Джонс М.Х.

Джонс М.Х. Электроника - практический курс — М.: Постмаркет, 1999. — 528 c.
ISBN 5-901095-01-4
Скачать (прямая ссылка): elektronika1999.djvu
Предыдущая << 1 .. 135 136 137 138 139 140 < 141 > 142 143 144 145 146 147 .. 195 >> Следующая

9; хотя этой последовательностью нельзя воспользоваться для
непосредственного десятичного счета, схему все же можно применить для
деления частоты входного сигнала на 7, если выходной сигнал брать с
вывода D.
Так же, как и в ИС 74LS93, триггер А в ИС 74LS90 не соединен с тремя
другими, поэтому имеется возможность независимого счета по модулю 2 и 5.
Для обычного счета до 10 (режим двоично-десятичного счета) выход А
соединяется с входом BD. Отдельным счетчиком до 2 можно воспользоваться
для преодоления недостатка двоично-десятичного счетчика, когда он
применяется просто как делитель частоты на 10. Хотя частота сигнала на
выходе D в десять раз ниже частоты сигнала на входе, его форма
асимметрична: коэффициент заполнения равен 1 : 4 (напряжение на выходе D
имеет низкий уровень при числах 01234567, а высокий уровень - только при
8 и 9). Если требуется поделить частоту на десять с коэффициентом
заполнения выходного сигнала равным единице, то делитель на 5 должен
предшествовать делителю на 2. Другими словами, выход D следует соединить
с входом А, а входные импульсы подавать на вход BD. Тогда на выходе А
получаются прямоугольные колебания с частотой следования в 10 раз ниже
частоты входного сигнала.
Здесь следует отметить, что вход BD представляет собой нагрузку,
эквивалентную четырем логическим входам, и следует позаботиться о том,
чтобы не превысить нагрузочную способность какой-нибудь логической схемы,
если к ней подключены несколько таких входов.
Двоичный счет 399
13.12.4 Последовательное соединение двоично-десятичных счетчиков
Для подсчета единиц, десятков, сотен и так далее, применяется цепочка из
двоично-десятичных счетчиков, изображенная на рис. 13.34. Сигнал с выхода
D первого счетчика подается на вход А второго счетчика и так далее. Когда
счетчик единиц достигает состояния 9 и затем возвращается в состояние 0,
напряжение на выходе D изменяется с высокого уровня на низкий, а счетчик
десятков, реагирующий на отрицательный фронт, каждый раз регистрирует при
этом очередной перенос.
D С В Л О С В А о с в Л
К. следующему каскаду Входные импульсы
Рис. 13.34. Последовательное соединение двоично-десятичных счетчиков.
Соединяя последовательно два счетчика и включая обратную связь на входы
сброса, можно получить различные коэффициенты деления больше 10. Примером
такого рода является схема, приведенная на рис. 13.35; при коэффициенте
деления равном 24, она годится в качестве счетчика часов в цифровых
часах. Сброс осуществляется, когда комбинация значений на выходах
триггеров становится равной 0010 0100.
^2 ^2 ^2 ^1
Рис. 13.35. Использование входов сброса двух декадных счетчиков для счета
по модулю 24 (счетчик часов).
400 Цифровые логические схемы
13.12.5 Синхронные счетчики
Все счетчики, рассмотренные до сих пор, состояли из последовательно
переключаемых триггеров, где в каждом разряде на вход СР поступает сигнал
с выхода предыдущего разряда. Такая простая конструкция с
последовательным переносом удовлетворяет всем основным требованиям,
предъявляемым к процедуре счета, но в ней проявляется несогласованность
во времени, обусловленная конечным временем переходного процесса в
логических схемах, которое зависит от числа последовательно происходящих
переходов; триггеры не переключаются вместе. Поэтому такие счетчики
называются асинхронными', тактовый сигнал не может переключать все
триггеры одновременно. Типичное время распространения через четыре
каскада составляет около 70 не, и это может привести к ложным выбросам,
если дешифрованные сигналы с выходов счетчика используются в качестве
тактовых импульсов для других схем.
В синхронных счетчиках указанная проблема решается путем применения
простых промежуточных логических схем для одновременного переключения
триггеров, как это показано на рис. 13.36. У первого триггера (младший
значащий разряд A) J = К = 1, так что он изменяет свое состояние с каждым
тактовым импульсом. У второго триггера (В) J = К = А, поэтому он
переключается только в том случае, когда А-1 • Третий триггер (О может
переключаться только тогда, когда иЛий равны 1, в то время как четвертому
триггеру D для для переключения необходимо равенство 1 С, В и А. Следуя
таблице переходов, описывающей эту процедуру, видим, что схема работает
аналогично асинхронному счетчику, за исключением того, что все триггеры
переключаются вместе, все тактовые входы объединены в один вход СР вместо
того, чтобы по отдельности быть подключенным, к выходам предыдущих
триггеров.
А В С D
Рис. 13.36. Синхронный 4-разрядный счетчик.
Дешифраторы и индикаторы 401
Удобным синхронным двоичным счетчиком общего назначения является ИС
74НС191. Он работает в режиме сложения или вычитания в зависимости от
логического уровня на управляющем входе сложение/вычитание.
Дополнительное удобство состоит в возможности загрузить в счетчик
определенное число в качестве начального состояния, подавая его на четыре
вывода, сигналы с которых внутри ИС поступают на входы данных четырех
Предыдущая << 1 .. 135 136 137 138 139 140 < 141 > 142 143 144 145 146 147 .. 195 >> Следующая

Реклама

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed

Есть, чем поделиться? Отправьте
материал
нам
Авторские права © 2009 BooksShare.
Все права защищены.
Rambler's Top100

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed