Научная литература
booksshare.net -> Добавить материал -> Физика -> Александров Е.К. -> "Микропроцессорные системы" -> 525

Микропроцессорные системы - Александров Е.К.

Александров Е.К., Грушвицкий Р.И., Купрянов М.С., Мартынов О.Е. Микропроцессорные системы — Спб.: Политехника, 2002. — 935 c.
ISBN 5-7325-0516-4
Скачать (прямая ссылка): mikroprocessorniesistemi2002.djvu
Предыдущая << 1 .. 519 520 521 522 523 524 < 525 > 526 527 .. 528 >> Следующая

операций..................................................150
2.6.5. Команды сравнения и нахождения
максимума/минимума............................150
2.6.6. Команды преобразованияформата
чисел..........................................153
931
ОГЛАВЛЕНИЕ
2.6.7. Команды
управления...........................................................154
2.6.8. Команды пересылки данных с управлением
кэшированием..........................155
2.7. Работа процессора в защищенном и реальном
режимах..................................156
2.7.1. Сегментация памяти в защищенном
режиме.......................................157
2.7.2. Страничная организация
памяти................................................163
2.7.3. Защита
памяти................................................................170
2.7.4. Поддержка многозадачного
режима..............................................175
2.7.5. Реализация режима виртуального 8086
(V86)....................................181
2.7.6. Функционирование процессора в реальном
режиме................................183
2.8. Реализация прерываний и исключений. Обеспечение тестирования и
отладки.............184
2.8.1. Виды прерываний и исключений, реализация их
обслуживания.....................185
2.8.2. Причины возникновения
исключений.............................................191
2.8.3. Средства обеспечения
отладки.................................................195
2.8.4. Реализация тестирования и контроля
функционирования..........................199
2.9. RISC-микропроцессоры и RISC-микроконтроллеры семейств PowerPC
(МРСбОх,
МРС50х)..................................................................
...............202
2.9.1. RISC-микропроцессоры семейств МРСбОх
(PowerPC)...............................203
2.9.2. RISC-микроконтроллеры семейств МРСбхх
(PowerPC)..............................234
Глава 3. Использование кэш-памяти и организация основной
памяти.........................240
3.1. Общие принципы организации кэш-
памяти..............................................240
3.1.1. Понятия тега, индекса и
блока................................................241
3.1.2. Механизм кэш-памяти с прямым отображением
данных.............................242
3.1.3. Механизм кэш-памяти с ассоциативным отображением
данных......................242
3.1.4. Обновление информации в кэш-
памяти...........................................243
3.1.5. Согласованность кэш-
памяти...................................................245
3.2. Кэш-память команд и
данных.........................................................246
3.2.1. Кэш-память адресной
трансляции.............................................. 246
3.2.2. Внутренние кэш-памяти команд и
данных........................................248
3.2.3. Алгоритм кэш-
замещений.......................................................251
3.2.4. Состояния кэш-памяти
данных..................................................251
3.2.5. Согласованность внутренних кэш-
памятей.......................................253
3.3. Функционирование
памяти............................................................256
3.3.1. Трансляция
сегментов.........................................................257
3.3.2. Адресация физической
памяти..................................................261
3.3.3. Трансляция
страниц...........................................................262
3.3.4. Комбинирование сегментной и страничной
трансляции............................268
3.4. Защита
памяти...................................................................
...270
3.4.1.Зачем нужна
защита?...........................................................270
3.4.2. Обзор механизмов
защиты......................................................270
3.4.3. Уровень защиты
сегментов.....................................................270
3.4.4. Уровень защиты
страниц.......................................................282
3.4.5. Комбинирование защиты сегментов и
страниц....................................283
Глава 4.8-разрядные
микроконтроллеры....................................................284
4.1. Структура современных 8-разрядных
микроконтроллеров...............................284
4.1.1. Модульный принцип
построения.................................................284
4.1.2. Популярные семейства 8-разрядных
МК..........................................286
4.1.3. Процессорное ядро
МК.........................................................289
4.1.4. Резидентная память
МК........................................................291
4.1.5. Порты
ввода/вывода...........................................................29
6
4.1.6. Таймеры и процессоры
событий.................................................300
4.1.7. Аналого-цифровые и цифроаналоговые
преобразователи...........................310
4.1.8. Контроллеры последовательного
ввода/вывода...................................315
Предыдущая << 1 .. 519 520 521 522 523 524 < 525 > 526 527 .. 528 >> Следующая

Реклама

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed

Есть, чем поделиться? Отправьте
материал
нам
Авторские права © 2009 BooksShare.
Все права защищены.
Rambler's Top100

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed