Научная литература
booksshare.net -> Добавить материал -> Физика -> Александров Е.К. -> "Микропроцессорные системы" -> 415

Микропроцессорные системы - Александров Е.К.

Александров Е.К., Грушвицкий Р.И., Купрянов М.С., Мартынов О.Е. Микропроцессорные системы — Спб.: Политехника, 2002. — 935 c.
ISBN 5-7325-0516-4
Скачать (прямая ссылка): mikroprocessorniesistemi2002.djvu
Предыдущая << 1 .. 409 410 411 412 413 414 < 415 > 416 417 418 419 420 421 .. 528 >> Следующая

сдвигаемое для передачи, определяется битом управления длиной слова в
CRA. Данные для передачи занимают старшую порцию битов сдвигового
регистра, неиспользуемые биты игнорируются. Данные передаются, начиная со
старшего бита, если SFIFD = 0, и с младшего бита, если SHFD = 1.
Регистр данных передатчика (ТХ). 24-битный регистр используется только
для записи. Данные для передачи записываются в этот регистр и
автоматически передаются
729
ПРОЦЕССОРЫ ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛОВ
в сдвиговый регистр. Записываемые данные занимают старшую порцию битов
регистра данных передатчика, младшие биты не используются.
Регистр временных слотов (TSR). Регистр используется в случае, если
данные не переданы в течение временного слота передачи. Таким образом,
TSR функционирует как альтернативный регистр данных передатчика, за
исключением того, что контакт передачи данных находится в
высокоимпедансном состоянии в течение данного временного слота.
Режимы эксплуатации и назначения контактов. Могут использоваться
следующие режимы эксплуатации (табл. 6.30):
Таблица 6.30
Режимы и назначения контактов - непрерывная синхронизация
Бит управления Режим SCO
SC1
MOD GCLK SYN SCD2 SCD1 SCD0 SCKD DC4-DC0 ТХ RX Вход Выход
Вход Выход
0 0 0 1 1 X X X 1 1 RXC RXC -
FSR
0 0 1 1 X X X X 1 1 F0 F0 F1
F1
1 0 0 1 1 X X 1 2 2 RXC RXC -
FSR '
1 0 1 1 X X X 1 2 2 F0 F0 F1
F1
0 0 0 0 1 X X X 3 1 RXC RXC -
FSR
0 0 0 1 0 X X X 1 3 RXC RXC FSR
-
0 0 0 0 0 X X X 3 3 RXC RXC FSR
-
0 0 1 0 X X X X 3 3 F0 F0 F1
F1
1 0 0 0 1 X X X 4 2 RXC RXC -
FSR
1 0 0 1 0 X X 1 2 4 RXC RXC FSR
-
1 0 0 0 0 X X X 4 4 RXC RXC FSR
-
1 0 1 0 X X X X 4 4 F0 F0 F1
F1
1 0 0 1 1 X X 0 8 2 RXC RXC -
FSR
1 0 1 1 X X X 0 8 9 F0 F0 F1
F1
1 0 0 1 0 X X 0 8 4 RXC FSR -
-
0 1 0 X - 1 1 X 6 6 - RXC ?
FSR
0 1 1 X - X 1 X 6 6 F0 F0 F0
F1
0 1 0 X - 1 0 X 5 6 - RXC ?
FSR
0 1 0 X - 0 0 X 5 5 RXC - ?
?
0 1 1 X - X 0 X ¦ 5 5 F0 F0 F1
F1
1 1 0 X - 1 1 0 8 7 - RXC ?
FSR
1 1 0 X - 0 1 0 8 5 RXC - ?
?
1 1 1 X - X 1 0 8 9 F0 F0 F1
F1
0 1 0 X - 0 1 X 6 5 RXC - ?
?
Примечание: DC4-DCO=0; ТХС - синхронизация передатчика; RXC -
синхронизация приемника; *ХС - синхронизация приемника/передатчика
(синхронная операция); F1- флаг 1; ? - не определено; FST - синхронизация
фрейма передатчика; FSR - синхронизация фрейма приемника; FS* -
синхронизация фрейма приемника/передатчика (синхронная операция); F0 -
флаг 0.

730
ПРОЦЕССОРЫ СЕМЕЙСТВА DSP56000
1) непрерывная синхронизация:
режим 1 - нормальный с внутренней синхронизацией фрейма; режим 2 -
сетевой с внутренней синхронизацией фрейма; режим 3 - нормальный с
внешней синхронизацией фрейма; режим 4 - сетевой с внешней синхронизацией
фрейма.
2) шлюзовая синхронизация (табл. 6.31):
режим 5 - внешняя синхронизация;
режим 6 - нормальный с внутренней синхронизацией;
режим 7 - сетевой с внутренней синхронизацией.
Таблица 6.31
Режимы и назначение контактов - шлюзовая синхронизация
Бит управления Режим SC2
SCK
MOD GCLK SYN SCD2 SCD1 SCD0 SCKD DC4-DC0 ТХ RX Вход Выход
Вход Выход
0 0 0 1 1 X X X 1 1 - FST ТХС
ТХС
0 0 1 1 X X X X 1 1 - FS* *ХС
*хс
1 0 0 1 1 X X 1 2 2 - FST ТХС
ТХС
1 0 1 1 X X X 1 2 2 - FS* *ХС
*хс
0 0 0 0 1 X X X 3 1 FST - ТХС
ТХС
0 0 0 1 0 X X X 1 3 - FST ТХС
ТХС
0 0 0 0 0 X X X 3 3 FST - ТХС
ТХС
0 0 1 0 X X X X 3 3 FS* - *хс
*хс
1 0 0 0 1 X X X 4 2 FST - ТХС
ТХС
1 0 0 1 0 X X 1 2 4 - FST ТХС
ТХС
1 0 0 0 0 X X X 4 4 FST - ТХС
ТХС
1 0 1 0 X X X X 4 4 FS* - *хс
*хс
1 0 0 1 1 X X 0 8 2 - FST ТХС
ТХС
1 0 1 1 X X X 0 8 9 - FS* *хс
*хс
1 0 0 1 0 X X 0 8 4 - FST ТХС
ТХС
0 1 0 X X 1 1 X 6 6 ? FST -
ТХС
0 1 1 X X X 1 X 6 6 ? FS* -
*хс
0 1 0 X X 1 0 X 5 6 ? ? ТХС
-
0 1 0 X X 0 0 X 5 5 ? ? ТХС
-
0 1 1 X X X 0 X 5 5 ? ? *хс
-
1 1 0 X X 1 1 0 8 7 ? FST -
ТХС
1 1 0 X X 0 1 0 8 5 ? FST -
ТХС
1 1 1 X X X 1 0 8 9 ? FS* -
*хс
0 1 0 X X 0 1 X 6 5 ? FST -
ТХС
Примечание: DC4-DC0=O; ТХС - синхронизация передатчика: RXC -
синхронизация приемника; *ХС - синхронизация приемника/передатчика
(синхронная операция); FST - синхронизация фрейма передатчика; FSR -
синхронизация фрейма приемника; FS* - синхронизация фрейма
приемника/передатчика (синхронная операция); F0 - флаг 0; F1 - флаг 1; ?
- не определено.

731
ПРОЦЕССОРЫ ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛОВ
3) специальный случай:
режим 8 - режим по требованию (только передатчик); режим 9 - приемник
следует за синхронизацией передатчика.
Исключения SSI. SSI может генерировать четыре различных исключения.
1. Прием данных - возникает, если разрешено прерывание приемника, регистр
данных приемника полон и нет ошибки приема. Чтение RX сбрасывает запрос
на прерывание.
2. Прием данных со статусом исключения - возникает, если разрешено
прерывание приемника, регистр данных приемника полон и есть ошибка
приема. Чтение SSISR и последующее чтение RX сбрасывает запрос на
прерывание.
Предыдущая << 1 .. 409 410 411 412 413 414 < 415 > 416 417 418 419 420 421 .. 528 >> Следующая

Реклама

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed

Есть, чем поделиться? Отправьте
материал
нам
Авторские права © 2009 BooksShare.
Все права защищены.
Rambler's Top100

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed