Научная литература
booksshare.net -> Добавить материал -> Физика -> Александров Е.К. -> "Микропроцессорные системы" -> 255

Микропроцессорные системы - Александров Е.К.

Александров Е.К., Грушвицкий Р.И., Купрянов М.С., Мартынов О.Е. Микропроцессорные системы — Спб.: Политехника, 2002. — 935 c.
ISBN 5-7325-0516-4
Скачать (прямая ссылка): mikroprocessorniesistemi2002.djvu
Предыдущая << 1 .. 249 250 251 252 253 254 < 255 > 256 257 258 259 260 261 .. 528 >> Следующая

10/100 Fast Ethernet и один SCC-контроллер, который поддерживает
протоколы ATM, HDLC, ISDN, многоканальный HDLC и 10BaseT Ethernet, а
также два SMC-контроллера, один SPl-порт и один 12С-порт. Гиб-
Ethernet (1 dBase Т)
ATM
ADSL
Х.25 (HDLC)
UART,
или Transparent
Рис. 5.12. Пример использования контроллера MPC860SAR или МРС860Р
(контроллеры SCC2 и SCC3 могут работать с протоколами ATM, или HDLC, ипи
РРР, или FUNI)
460
ОБЩИЕ ПОНЯТИЯ
кость архитектуры делает контроллер МРС855Т идеальным для реализации
маршрутизаторов, устройств ADSL и модемов, а также интеллектуальных
коммутаторов.
Контроллер МРС8260. PowerQUICC И открывает следующее поколение
коммуникационных микропроцессоров, спроектированное специально для
сетевых задач и телекоммуникаций.
МРС8260 PowerQUICC И - это дальнейшее развитие (следующая версия)
коммуникационного процессора МРС860 PowerQUICC, обеспечивающее высокую
производительность и гибкость во всех областях применения. Как и МРС860,
МРС8260 состоит из двух основных компонентов: встроенного ядра PowerPC и
коммуникационного процессора Communications Processor Module (СРМ).
Двухпроцессорная архитектура позволяет снизить потребление энергии по
сравнению с однопроцессорной структурой, так как основной процессор осво-
божден от части периферийных задач, которые выполняет коммуникационный
модуль.
Коммуникационный модуль одновременно поддерживает три быстрых SCC-канала
FCC (Fast Serial Communications Controllers), два многоканальных
контроллера МСС
CPU
ЯДРО Power PC ЕСбОЗе
16К l-кэш
IMMU
16К D-кэш
DMMU
SIU
Управление MPC8260
Контроллер памяти
Системные функции
Интерфейс шины Внутренней Внешней
Мост PowerPC-Local bus
Часы реального времени
Мост PowerPC-Local шина
Параллельные порты 4 таймера Контроллер прерывания Dual-port RAM 24К
BRG- генератор 32-битный RISC-контроллер, ПЗУ микрокода и встроенные
таймеры
СРМ
24 канала SDMAи 2 виртуальных I DMA-канала
МРС8260
МСС МСС FCC FCC SCC SCC SCC SCC SMC SMC SPI
FC
Последовательный Sl-интерфейс

TSA-мультиплексор NMSI-интерфейс

F=?
J 8 TDM-каналов
МИ-интерфейс Рис. 5.13. Структура контроллера МРС8260
2 UTOPIA-интерфейса
461
КОММУНИКАЦИОННЫЕ МИКРОКОНТРОЛЛЕРЫ И СИСТЕМЫ НА ИХ ОСНОВЕ
(Multichannel Controllers), четыре обыкновенных SCC-канала (Serial
Communications Controllers), два контроллера управления SMC (Serial
Management Controllers), один последовательный порт SPI (Serial
Peripheral Interface) и один интерфейс 12С.
Встроенное процессорное ядро представляет собой высокопроизводительный
ЕСбОЗе(ТМ) микропроцессор, работающий на частотах 100-200 МГц,
обеспечивающий производительность 140,0 MIPS на частоте 100 МГц и 280,0
MIPS на частоте 200 МГц. Поддерживается режим работы с выключенным
процессорным ядром, при этом можно в полном объеме использовать все
периферийные модули контроллера при работе с внешним более мощным
процессором. Возможен режим работы с внешним кэшем, типа Motorola L2
cache МРС2605.
Контроллер поддерживает режим работы с пониженным энергопотреблением. При
частоте 133 МГц микросхема потребляет 2,5 Вт. Микросхема выпускается в
480-контактном корпусе TBGA.
В состав входят кэш данных и кэш инструкций (по 16 Кбайт), блок
управления памятью. Из состава процессора исключен блок обработки данных
с плавающей запятой. Внутри контроллера используются две шины: 64-битная
шина ядра PowerPC и 32-битная шина PCI или локальная шина (рис. 5.13).
Блок системной интеграции System Integration Unit (SIU) содержит
контроллер памяти, контроллер шины PCI с частотой работы до 66 МГц,
аппаратный монитор ошибок шины и программный сторожевой таймер. Для
внешней отладки системы в состав включена поддержка IEEE 1149.1 JTAG-
порта.
Высокопроизводительный коммуникационный контроллер СРМ может работать на
частотах до 133 или 166 МГц. Таким образом, процессорное ядро PowerPC и
СРМ могут работать с разными частотами. Контроллер может работать с
максимальной скоростью в 710 Мбит/с при частоте 133 МГц. Объем
двухпортовой памяти расширен до 24 Кбайт. Скоростные каналы FCC позволяют
реализовать работу с 45 Мбит/с HDLC-протоколом, 10/100 Мбит/с Ethernet-
протоколом, 155 Мбит/с ATM SAR-протоколом. Многоканальные контроллеры МСС
могут каждый поддерживать 128 полнодуплексных 64 Кбит/с линий HDLC.
Контроллеры SCC поддерживают все протоколы, которые были реализованы в
контроллере МРС860. В результате с помощью контроллера МРС8260 можно
реализовать поддержку.
• восьми TDM-интерфейсов (Т1/Е1) или двух TDM-портов, которые работают с
ТЗ/ЕЗ;
• трех МН-интерфейсов;
• двух master/slave портов UTOPIA (уровень 2), которые оба поддерживают
интерфейс multi-PHY; один порт может работать с 8/16-битными данными.
5.2. ОРГАНИЗАЦИЯ КОММУНИКАЦИОННЫХ ПРОЦЕССОРНЫХ МОДУЛЕЙ В КМК
5.2.1. СТРУКТУРА КОММУНИКАЦИОННОГО ПРОЦЕССОРНОГО МОДУЛЯ
Коммуникационный процессорный модуль СРМ (Communication Processor Module)
автоматически, с минимальным вмешательством CPU центрального процессора
Предыдущая << 1 .. 249 250 251 252 253 254 < 255 > 256 257 258 259 260 261 .. 528 >> Следующая

Реклама

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed

Есть, чем поделиться? Отправьте
материал
нам
Авторские права © 2009 BooksShare.
Все права защищены.
Rambler's Top100

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed