Научная литература
booksshare.net -> Добавить материал -> Физика -> Александров Е.К. -> "Микропроцессорные системы" -> 233

Микропроцессорные системы - Александров Е.К.

Александров Е.К., Грушвицкий Р.И., Купрянов М.С., Мартынов О.Е. Микропроцессорные системы — Спб.: Политехника, 2002. — 935 c.
ISBN 5-7325-0516-4
Скачать (прямая ссылка): mikroprocessorniesistemi2002.djvu
Предыдущая << 1 .. 227 228 229 230 231 232 < 233 > 234 235 236 237 238 239 .. 528 >> Следующая

передачи, то передача текущего байта будет завершена: 1 - передача
разрешена; 0 - передача запрещена. Бит доступен для чтения и для записи.
После сброса МК передача запрещена.
RE Бит разрешения работы приемника контроллера SCI08 1 - прием
разрешен; 0 - прием запрещен. При сбросе бита RE все биты регистра
состояния SCS1, связанные с работой приемника (SCRF, IDLE, OR, NF, FE,
PE), становятся неактивными. Однако после сброса бита RE ранее
установленные флаги запросов на прерывание автоматически не сбрасываются.
Бит RE доступен для чтения и для записи. После сброса МК прием запрещен.
RWU Бит управления режимом ожидания приемника контроллера SCI08
Установка бита RWU под управлением программы в "1" переводит приемник
контроллера SCI в режим ожидания. Пока приемник находится в этом режиме,
ни один из флагов, которые связаны с работой приемника (SCRF, IDLE, OR,
NF, FE, PE), не может быть установлен. Однако те флаги, которые уже были
установлены к моменту перевода при- емника в режим ожидания, не
сбрасываются в момент записи "1" в бит RWU. Способ перевода приемника в
активный режим работы определяет бит WAKE в регистре SCC1. Бит доступен
для чтения и для записи. После сброса МК бит RWU = 0.
417
8-РАЗРЯДНЫЕ МИКРОКОНТРОЛЛЕРЫ
Продолжение табл. 4.44
SCC2 | Регистр управления контроллером SCI08
7 Адрес 0014h 6 5 4 3 2 1 0
SCTIE I TCIE 1 SCRIE 1 ILIE 1 ТЕ 1 RE 1 RWU 1 SBK
Состояние при сбросе: OOh
Имя бита Назначение бита
SBK Бит управления сообщением "конец сеанса обмена" Если бит SBK
установить под управлением программы в "1", а затем в "0" то передатчик
контроллера SCI генерирует в линию TxD последовательность из 10 (бит М =
0) или 11 (бит М = 1) нулевых битов и одного единичного бита. Если бит
SBK установить в "1" и не сбрасывать, то передатчик будет генерировать
сигнал "конец сеанса обмена" до тех пор, пока бит SBK не будет сброшен.
Бит доступен для чтения и для записи После сброса МК бит SBK = 0.
Таблица 4.45
Формат регистра SCC3
SCCR3 | Регистр управления контроллером SCI08
7 Адрес 0015h 6 5 4 3 2 1 0
R8 | Т8 | DMARE | DMATE | ORIE "I KIElE | FEIE Г ЕЁ1Ё
Состояние при сбросе: ххООООООВ
Имя бита Назначение бита
R8 Бит D8 принимаемого 9-разрядного слова 11-битового кадра
асинхронного приемопередатчика Значение логического "0" или "1" заносится
в этот бит одновременно с записью младших восьми бит принятого 9-
разрядного слова из сдвигового регистра в буфер данных приемника. Бит
доступен только для чтения. При сбросе МК состояние бита не определено.
Т8 Бит D8 передаваемого 9-разрядного слова 11-битового кадра
асинхронного приемопередатчика Предварительно установленное значение бита
Т8 автоматически загружается в сдвиговый регистр передатчика одновременно
с младшими восемью битами из регистра буфера данных. Бит доступен для
чтения и для записи. При сбросе МК состояние бита не определено.
DMARE/DMATE Биты разрешения режима прямого доступа к памяти для приемника
(DMARE) и передатчика Модуль прямого доступа к памяти DMA08 в составе
рассматриваемых МК отсутствует. Поэтому эти биты должны быть обязательно
установлены в "0". При сбросе биты устанавливаются в "0".
ORIE Бит разрешения прерывания от приемника по флагу OR Этот бит
разрешает генерацию запроса на прерывание при установке в "1" флага
ошибки приема OR: 1 - прерывания при установленном флаге OR разрешены; 0
- прерывания по флагу OR запрещены. Бит доступен для чтения и для записи.
При сбросе прерывания от приемника контроллера SCI запрещаются.
418
СЕМЕЙСТВО МК НС08 ФИРМЫ "MOTOROLA"
Продолжение табл. 4.45
SCCR3 Регистр управления контроллером SCI08
7 Адрес 0015h 6 5 4 3 2 1 0
R8 | Т8 I DMARE | DMATE | ORIE | NEIE | FEIE | PEIE
Состояние при сбросе: ххООООООВ
Имя бита Назначение бита
NEIE Бит разрешения прерывания от приемника по флагу NF Этот бит
разрешает генерацию запроса на прерывание при установке в "1" флага NF
наличия шума на линии: 1 - прерывания по флагу NF разрешены; 0 -
прерывания по флагу NF запрещены. Бит доступен для чтения и для записи.
При сбросе прерывания от приемника контроллера SCI запрещаются.
FEIE Бит разрешения прерывания от приемника по флагу FE Этот бит
разрешает генерацию запроса на прерывание при установке в "1" флага нару-
шения формата кадра FE: 1 - прерывания по флагу FE разрешены; 0 -
прерывания по флагу FE запрещены. Бит доступен для чтения и для записи.
При сбросе прерывания от приемника контроллера SCI запрещаются.
PEIE Бит разрешения прерывания от приемника по флагу РЕ Этот бит
разрешает генерацию запроса на прерывание при установке в "1" флага
ошибки функции паритета в принятом кадре РЕ: 1 - прерывания по флагу РЕ
разрешены; 0 - прерывания по флагу РЕ запрещены. Бит доступен для чтения
и для записи. При сбросе прерывания от приемника контроллера SCI
запрещаются.
Таблица 4.46
Формат регистра SCS1
SCS1 | Регистр состояния контроллера SCI08
7 Адрес 0016h 6 5 4 3 2 1 0
SCTE | ТС | SCRF | IDLE | OR I NF | FE I РЕ
Предыдущая << 1 .. 227 228 229 230 231 232 < 233 > 234 235 236 237 238 239 .. 528 >> Следующая

Реклама

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed

Есть, чем поделиться? Отправьте
материал
нам
Авторские права © 2009 BooksShare.
Все права защищены.
Rambler's Top100

c1c0fc952cf0704ad12d6af2ad3bf47e03017fed